F2806x Piccolo 系列微控制器为 C28x 内核和并行加速器 (CLA) 供电,此内核和 CLA 与低引脚数量器件中的高集成控制外设向耦合。 该系列的代码与以往基于 C28x 的代码相兼容,并且提供了很高的模拟集成度。
一个内部稳压器实现了单电源轨运作。 对 HRPWM 模块实施了改进,以提供双边缘控制 (调频)。 增设了具有内部 10 位基准的模拟比较器,并可直接对其进行路由以控制 PWM 输出。 ADC 可在 0V 至 3.3V 固定全标度范围内进行转换操作,并支持公制比例 VREFHI  / VREFLO  基准。 ADC 接口专门针对低开销/低延迟进行了优化。
高效 32 位 CPU (TMS320C28x™) 90MHz(11.11ns 周期时间) 16 x 16 和 32 x 32 介质访问控制 (MAC) 运算 16 x 16 双 MAC 哈佛 (Harvard) 总线架构 连动运算 快速中断响应和处理 统一存储器编程模型 高效代码(使用 C/C++ 和汇编语言) 浮点单元 本地单精度浮点运算 可编程平行加速器 (CLA) 32 位浮点算术加速器 独立于主 CPU 之外的代码执行 Viterbi、复杂算术、循环冗余校验 (CRC) 单元 (VCU) 扩展 C28x™ 指令集以支持复杂乘法、Viterbi 运算、和循环冗余校验 (CRC) 嵌入式存储器 高达 256KB 闪存 高达 100KB RAM